Étude Et Implémentation Sur Fpga D'un Générateur De Nombres Aléatoires Gaussiens Avec La Méthode Box-muller Segmentée.
2022
Mémoire de Master
Génie Eléctrique Et Eléctronique

Université Saad Dahleb - Blida

A
Abdi, Naima
S
Skander, Sarah

Résumé: étudedune structure de générateur de nombres aléatoires gaussiens BoxMuller, utilisant la logique PFGA. Les Blocs RAM FPGA, sont associes à un multiplexeur pour réduire la taille de mémoire requise pour implémenterl’algorithme de Box-Muller.Les variables aléatoires uniformes et le sélecteur de multiplexeur sont produits par une unité basée sur un registre à décalage LFSR. On peut réduire la taille de mémoire requise en conservant la précision conventionnelle et tout les résultats obtenus montrent que la structure de Box-Muller fait réduire la taille de mémoire requise, lorsqu’elle est implémentée sur FPGA.

Mots-clès:

pfga
blocs ram fpga
lfsr
box-muller
Nos services universitaires et académiques

Thèses-Algérie vous propose ses divers services d’édition: mise en page, révision, correction, traduction, analyse du plagiat, ainsi que la réalisation des supports graphiques et de présentation (Slideshows).

Obtenez dès à présent et en toute facilité votre devis gratuit et une estimation de la durée de réalisation et bénéficiez d'une qualité de travail irréprochable et d'un temps de livraison imbattable!

Comment ça marche?
Nouveau
Si le fichier est volumineux, l'affichage peut échouer. Vous pouvez obtenir le fichier directement en cliquant sur le bouton "Télécharger".


footer.description

Le Moteur de recherche des thèses, mémoires et rapports soutenus en Algérie

Doctorat - Magister - Master - Ingéniorat - Licence - PFE - Articles - Rapports


©2025 Thèses-Algérie - Tous Droits Réservés
Powered by Abysoft