Architecture Pour Détectionde Contouractifsur Fpga
Résumé: Notre travail présente une contribution a l implémentation sur FPGA de détecteurs de contours en temp réel. deux axes sont traités l' approche analytique et l'approche analytiqueet l'approche du contour actif. Comme premiére partie nous avons adapté la méthode de canny pour une implémentation et un traitement temp réel sur FPGA. Dans la deuxieme partie, nous avons étudié et proposé une architecture pour le contour actif temps réel implémentable surFPGA.
Mots-clès:
Nos services universitaires et académiques
Thèses-Algérie vous propose ses divers services d’édition: mise en page, révision, correction, traduction, analyse du plagiat, ainsi que la réalisation des supports graphiques et de présentation (Slideshows).
Obtenez dès à présent et en toute facilité votre devis gratuit et une estimation de la durée de réalisation et bénéficiez d'une qualité de travail irréprochable et d'un temps de livraison imbattable!