Architecture Pour Détectionde Contouractifsur Fpga
2012
Mémoire de Magister

Université Saad Dahleb - Blida

A
Abdelli, Lotfi

Résumé: Notre travail présente une contribution a l implémentation sur FPGA de détecteurs de contours en temp réel. deux axes sont traités l' approche analytique et l'approche analytiqueet l'approche du contour actif. Comme premiére partie nous avons adapté la méthode de canny pour une implémentation et un traitement temp réel sur FPGA. Dans la deuxieme partie, nous avons étudié et proposé une architecture pour le contour actif temps réel implémentable surFPGA.

Mots-clès:

fpga
architecture
Nos services universitaires et académiques

Thèses-Algérie vous propose ses divers services d’édition: mise en page, révision, correction, traduction, analyse du plagiat, ainsi que la réalisation des supports graphiques et de présentation (Slideshows).

Obtenez dès à présent et en toute facilité votre devis gratuit et une estimation de la durée de réalisation et bénéficiez d'une qualité de travail irréprochable et d'un temps de livraison imbattable!

Comment ça marche?
Nouveau
Si le fichier est volumineux, l'affichage peut échouer. Vous pouvez obtenir le fichier directement en cliquant sur le bouton "Télécharger".


footer.description

Le Moteur de recherche des thèses, mémoires et rapports soutenus en Algérie

Doctorat - Magister - Master - Ingéniorat - Licence - PFE - Articles - Rapports


©2025 Thèses-Algérie - Tous Droits Réservés
Powered by Abysoft